Научно-исследовательский институт системного развития

Научно - исследовательский институт системного анализа ( сокр. НИИСИ/НИИСИ РАН , Научно -исследовательский институт системных исследований Российской Академии Наук ) — российское государственное научно-исследовательское учреждение в области комплексных приложений, созданное по инициативе Российская академия наук . Миссия института — решение сложных прикладных задач на основе фундаментальной и прикладной математики в сочетании с методами практических вычислений . Основанный Указом №. № 1174 Президиума АН СССР от 1 октября 1986 года.

Направления исследований

Основные направления деятельности:

Разработка

Микропроцессоры

SRISA разработала несколько MIPS-совместимых ЦП для общих вычислений. К ним относятся:

  • КОМДИВ-32 семейство 32-разрядных микропроцессоров с архитектурой MIPS-I ISA.
  • КОМДИВ-64 ( рус . КОМДИВ-64 ) — семейство 64-разрядных микропроцессоров с архитектурой MIPS-IV ISA.
  • КОМДИВ-64 ( рус . КОМДИВ-64 ) — семейство 64-разрядных микропроцессоров с архитектурой MIPS-IV ISA.
  • «1890ВМ8Я» — 64-разрядный микропроцессор, используемый в модуле ЦП интегрированной вычислительной системы «ЦП16/ЦП21» [1] на истребителе пятого поколения Су-57 и истребителе поколения 4++ Су-35. [2] [3] [4]

Двухъядерный 64-битный суперскалярный микропроцессор с архитектурой KOMDIV64 с интегрированными системными и периферийными контроллерами, кэш-памятью второго уровня и дополнительными функциями цифровой обработки сигналов. Основные характеристики:

·поддержка 32-битного режима выполнения инструкций и режима адресации;

·наличие действительного арифметического сопроцессора, поддерживающего форматы представления действительных чисел одинарной (32 бита) и двойной (64 бита) точности, а также формат «пара действительных чисел одинарной точности»;

·наличие специализированного векторного сопроцессора, оптимизированного для задач линейной алгебры и цифровой обработки сигналов одинарной и двойной точности с отдельным регистровым файлом из 64 128-битных регистров, поддерживающих форматы действительных и комплексных чисел одинарной и двойной точности;

·трансляция 32- и 64-битных виртуальных адресов в 36-битные физические;

·64-адресный (128-страничный) виртуальный буфер перевода (jTLB);

·отдельный виртуальный буфер трансляции адресов (микро TLB) кэширует 4 адреса для инструкций и данных, прозрачных для программной модели;

·отдельные ассоциативно-множественные кэши инструкций первого уровня объемом 32 КБ (8 секций) и данных объемом 16 КБ (4 секции);

·2-х уровневая кэш-память объемом 512 Кбайт (4 секции);

·128-битная внутренняя шина;

·7-ступенчатый суперскалярный конвейер с предварительной выборкой инструкций и возможностью выполнения двух инструкций за цикл;

·чтение до четырех команд за такт;

· динамическое предсказание ветвлений и спекулятивное выполнение инструкций.


·2 контроллера динамической памяти DDR2/DDR3 400/800 МГц;

·2 контроллера интерфейса RapidIO;

·встроенный коммутатор RapidIO с 4 последовательными и одним параллельным каналом;

·PCI-контроллер 33/66 МГц;

· Контроллер последовательного порта RS232 (2 порта);

·2 контроллера Ethernet 1000/100/10;

·1 контроллер SATA 3.0 с 2 каналами;

·1 хост-контроллер USB 2.0 с 2 каналами;

·SPI-контроллер (4 устройства);

·I2C-контроллер;

·16 одноразовых команд;

·контроллер прерываний;

·5 таймеров;

· Контроллер внутрисхемной отладки EJTAG.

Операционные системы

С 1998 года отдел системного программирования SRISA разработал несколько успешных UNIX-подобных операционных систем реального времени (RTOS), в том числе:

Известные люди

  • Официальный сайт НИИСИ РАН

Ссылки

  1. ^ «Модули и ЭВМ конструкции «Багет».Текущее состояние и перспективы» Российский процессорный модуль общего назначения на базе микропроцессора 1890ВМ8Я в составе «TSP16/TSP21».
  2. ^ Многоядерный Т-50: на новом российском истребителе ИМА БК заменена «Багет» Российские разработчики отметили, что микропроцессор «1890ВМ8Я» используется в модуле ЦП ТСП16 Су-57 «Реактивный истребитель пятого поколения» и Су-35 «4++» реактивный истребитель поколения».
  3. ^ Микросхема «1890ВМ8Я» – ФГУ ФНЦ НИИСИ Группа компаний «Российский полупроводниковый литейный завод» оказывает услуги контрактного производства по технологическим нормам от 90 нм до 65 нм с упором на следующие технологии.
  4. ^ 1890ВМ8Я – фгу фнц нииси ран Русский Двухъядерный 64-разрядный суперскалярный микропроцессор с архитектурой КОМДИВ64 со встроенными системными и периферийными контроллерами, кэш-памятью второго уровня и дополнительными функциями цифровой обработки сигналов. Технология изготовления 65 нм КМОП. Серийное производство с 2016 года.
  5. ^ Годунов, Александр Н. «Отдел системного программирования» [Отдел системного программирования НИИСА]. www.niisi.ru . Проверено 24 декабря 2021 г.
  6. ^ "Выставочный центр". 11 ноября 2011 г. Архивировано из оригинала 11 ноября 2011 года . Проверено 24 декабря 2021 г.
  7. ^ "Мир ПК №12 (декабрь 2010) Сергея Павлиона - Issuu". issuu.com . Мир ПК . Проверено 24 декабря 2021 г.
Взято с "https://en.wikipedia.org/w/index.php?title=Научно-исследовательский_институт_разработки_систем&oldid=1264933763"